在多電壓軌環(huán)境中,電源定序歷來是個備受關注的重要話題。
在電壓升降過程中,數(shù)字信號處理器(DSP)、現(xiàn)場可編程門陣列(FPGA)、集成電路(ASIC)和微處理器等器件對電源的順序和電壓都有著不同的要求。系統(tǒng)設計師要更充分的發(fā)掘電源管理器件的潛能,透徹的了解系統(tǒng)電源定序的需求。
電源定序的必要性
在研究具有電源管理工能的芯片之前,我們必須重視關系到器件工作和器件長期可靠性的問題。
如果電源定序不當,系統(tǒng)設計的可靠性就會降低,同時也會破壞系統(tǒng)內(nèi)的靜電釋放(ESD)保護功能。尤其是當一些功能模塊必須先于其它功能模塊通電時,上述的電源定序問題更突顯其重要性了。因為當芯片長期處于電源定序不當?shù)南到y(tǒng)中,就會縮短其生命周期,甚至會引發(fā)電路鎖存效應。
鎖存效應通常發(fā)生在電壓和電流超過器件的正常操作水平時。當系統(tǒng)帶有數(shù)字轉(zhuǎn)換器和存儲器等外圍器件時,配備專門的電源定序功能就顯得格外重要。